Busca avançada
Ano de início
Entree

Adílson Walter Chinatto Júnior

CV Lattes



País de origem: Brasil

possui graduação em Engenharia Elétrica (1997) e mestrado (2011), ambos pela Universidade Estadual de Campinas. Atuou como engenheiro de desenvolvimento de hardware, software e firmware para equipamentos voltados à transmissão óptica de alta velocidade na empresa AsGa SA e no Centro de Pesquisa e Desenvolvimento para Telecomunicações (CPqD). Possui experiência na área de Engenharia Elétrica, com ênfase em Sistemas de Telecomunicações, Processamento Digital de Sinais e Antenas Inteligentes, atuando principalmente com desenvolvimento e implementação de dispositivos de lógica programável (FPGA). Desde 2007 atua como diretor de pesquisa e desenvolvimento na empresa Spectrum Line Ltda., trabalhando com desenvolvimento de plataformas de rádio-frequência e implementação de algoritmos eficientes de telecomunicações em dispositivos lógicos programáveis. Além disso, atualmente é aluno regular de doutorado na Faculdade de Engenharia Elétrica e de Computação (FEEC) da Universidade Estadual de Campinas (UNICAMP), trabalhando com o tema de processamento de sinais esparsos e Compressive Sensing. (Fonte: Currículo Lattes)

Auxílios à pesquisa
Bolsas no país
Apoio FAPESP em números * Quantidades atualizadas em 11/01/2020
Colaboradores mais frequentes em auxílios e bolsas FAPESP
Contate o Pesquisador

Este canal da BV/FAPESP deve ser utilizado tão somente para mensagens, referentes aos projetos científicos financiados pela FAPESP.


 

 

 

 

Palavras-chave utilizadas pelo pesquisador
Por favor, reporte erros na informação da página do pesquisador escrevendo para: cdi@fapesp.br.
X

Reporte um problema na página


Detalhes do problema: