Busca avançada
Ano de início
Entree

Um cripto-processador reconfigurável baseado em algoritmos de curvas elípticas e no AES

Processo: 01/12156-8
Modalidade de apoio:Bolsas no Brasil - Mestrado
Data de Início da vigência: 01 de março de 2002
Data de Término da vigência: 29 de fevereiro de 2004
Área de conhecimento:Ciências Exatas e da Terra - Ciência da Computação - Sistemas de Computação
Pesquisador responsável:Guido Costa Souza de Araújo
Beneficiário:Roberto Alves Gallo Filho
Instituição Sede: Instituto de Computação (IC). Universidade Estadual de Campinas (UNICAMP). Campinas , SP, Brasil
Assunto(s):VHDL (linguagem de programação)   Criptologia   Computação reconfigurável
Palavra(s)-Chave do Pesquisador:Aes | Criptografia | Ecc | Vhdl

Resumo

O aumento no tráfego de dados vem acompanhado de preocupações sobre segurança e autenticidade destes mesmos dados. Ainda que técnicas de criptografia possam ser utilizadas como solução para estes problemas, operações de cifragem e de decifragem são computacionalmente caras. Para dispositivos de pequeno poder computacional, como handhelds, ou para dispositivos de cifragem massiva, hardware especializado em criptografia pode ser utilizado. Hardwares dedicados são até 100 vezes mais rápidos em operações de criptografia do que um processador de uso geral, como atestado no projeto de IC deste mesmo candidato. Como continuação e extensão das pesquisas de Iniciação Científica (proc. 99/04690-2), se desenvolverá um cripto-processador reconfigurável baseado nos algoritmos de criptografia ECC e no AES (CPREA). Para o AES Rijndael serão implementadas tanto a versão de cifragem como a de decifragem. Para o ECC será utilizado um corpo finito binário em representação de bases normais gaussianas. O processador construído deverá ser capaz de dar suporte completo a estes dois algoritmos de criptografia e ainda lidar com os problemas de entrada e saída relacionados a tamanhos variados de barramentos donde o circuito será utilizado. O CPREA será implementado utilizando-se a linguagem de descrição de hardware VHDL e validado com o uso de FPGAs Altera, nos Laboratório de Sistemas Computacionais do Instituto de Computação - LSC/IC. (AU)

Matéria(s) publicada(s) na Agência FAPESP sobre a bolsa:
Mais itensMenos itens
Matéria(s) publicada(s) em Outras Mídias ( ):
Mais itensMenos itens
VEICULO: TITULO (DATA)
VEICULO: TITULO (DATA)

Publicações acadêmicas
(Referências obtidas automaticamente das Instituições de Ensino e Pesquisa do Estado de São Paulo)
GALLO FILHO, Roberto Alves. Um cripto-processador reconfiguravel baseado em algoritmos de curvas elipticas e AES. 2004. Dissertação de Mestrado - Universidade Estadual de Campinas (UNICAMP). Instituto de Computação Campinas, SP.