| Processo: | 18/10667-6 |
| Modalidade de apoio: | Bolsas no Exterior - Estágio de Pesquisa - Doutorado Direto |
| Data de Início da vigência: | 15 de agosto de 2018 |
| Data de Término da vigência: | 14 de agosto de 2019 |
| Área de conhecimento: | Engenharias - Engenharia Elétrica - Sistemas Elétricos de Potência |
| Pesquisador responsável: | Denis Vinicius Coury |
| Beneficiário: | Vinícius Albernaz Lacerda Freitas |
| Supervisor: | Olimpo Anaya-Lara |
| Instituição Sede: | Escola de Engenharia de São Carlos (EESC). Universidade de São Paulo (USP). São Carlos , SP, Brasil |
| Instituição Anfitriã: | University of Strathclyde, Escócia |
| Vinculado à bolsa: | 15/21167-6 - Detecção, localização de faltas e proteção inteligente de linhas HVDC com múltiplos terminais, BP.DD |
| Assunto(s): | Curto-circuito Confiabilidade Corrente contínua em alta tensão |
| Palavra(s)-Chave do Pesquisador: | algoritmos inteligentes | Conversor Modular Multinível (MMC) | Proteção | Simulador Digital em Tempo Real (RTDS) | Vsc-Hvdc | Proteção de Linhas de Transmissão em Corrente Contínua |
Resumo As altas magnitudes das correntes de curto-circuito dos Conversores Fonte de Tensão (VSCs) que também possuem uma rápida derivada ainda são um desafio para a confiabilidade dos sistemas de Alta Tensão em Corrente Contínua (HVDC) multiterminais. Assim que uma falta ocorre em uma rede HVDC, as sobre correntes têm que ser rapidamente detectadas e interrompidas por disjuntores. No entanto, não é fácil localizar o ponto de ocorrência de uma falta na rede devido aos múltiplos caminhos de corrente. Diversos algoritmos foram propostos para as redes VSC-HVDC multiterminais, no entanto, ainda há uma falta de técnicas que identificam de forma seletiva a linha em curto-circuito na escala de tempo necessária no contexto dos VSCs. Portanto, a presente proposta propõe o desenvolvimento e a implementação de um algoritmo de proteção de sistemas VSC-HVDC baseado em processamento de sinais e técnicas inteligentes, visto que eles surgem como possíveis melhorias às técnicas existentes. Para desenvolver um algoritmo de proteção para sistemas VSC-HVDC multiterminais, a metodologia proposta consiste em simular vários tipos de faltas em um sistema VSC-HVDC monopolar simétrico com quatro terminais, compreendendo conversores modulares multiníveis (MMCs), com posterior análise de faltas e de melhorias do algoritmo em softwares como Matlabou Python. O resultado final esperado é um algoritmo de proteção que pode identificar a porção do sistema em falta dentro da escala de tempo necessária nos sistemas VSC-HVDC. (AU) | |
| Matéria(s) publicada(s) na Agência FAPESP sobre a bolsa: | |
| Mais itensMenos itens | |
| TITULO | |
| Matéria(s) publicada(s) em Outras Mídias ( ): | |
| Mais itensMenos itens | |
| VEICULO: TITULO (DATA) | |
| VEICULO: TITULO (DATA) | |