Busca avançada
Ano de início
Entree

Implementacao de um conversor analogico/digital cmos de 8 bits usando modo corrente.

Processo: 97/09884-4
Modalidade de apoio:Bolsas no Brasil - Mestrado
Data de Início da vigência: 01 de novembro de 1997
Data de Término da vigência: 31 de janeiro de 2000
Área de conhecimento:Engenharias - Engenharia Elétrica - Circuitos Elétricos, Magnéticos e Eletrônicos
Pesquisador responsável:Nobuo Oki
Beneficiário:Jefferson Daniel de Barros Soldera
Instituição Sede: Faculdade de Engenharia (FEIS). Universidade Estadual Paulista (UNESP). Campus de Ilha Solteira. Ilha Solteira , SP, Brasil
Palavra(s)-Chave do Pesquisador:Circuito Em Modo Corrente | Conversor A/D Cmos 8 Bits

Resumo

Este projeto de pesquisa tem por objetivo a simulação e implementação de um conversor analógico/digital de 8 Bits utilizando a tecnologia CMOS e o modo corrente. Pretende-se também utilizar a tecnologia CMOS digital padrão e baixa tensão de alimentação (3,3V). (AU)

Matéria(s) publicada(s) na Agência FAPESP sobre a bolsa:
Mais itensMenos itens
Matéria(s) publicada(s) em Outras Mídias ( ):
Mais itensMenos itens
VEICULO: TITULO (DATA)
VEICULO: TITULO (DATA)