Busca avançada
Ano de início
Entree

Alexsander Deucher

CV Lattes


Universidade de São Paulo (USP). Instituto de Astronomia, Geofísica e Ciências Atmosféricas (IAG)  (Instituição Sede da última proposta de pesquisa)
País de origem: Brasil

Possui graduação em Sistemas de Informação pelo Centro Universitário Leonardo da Vinci (2004). Tem experiência na área de Ciência da Computação, com ampla experiência no mercado de trabalho nas áreas de P&D de softwares. Recentemente atua no projeto CITAR (Iniciativa do Ministério da Ciência), que consiste no desenvolvimento de Circuitos Integrado Tolerantes a Radiação, executado pelo INPE(Instituto Nacional de Pesquisas Espaciais),CTI (Centro de Tecnologia da Informação Renato Archer), IFUSP (Instituto de Física da Universidade de São Paulo), IEAv-DCTA (Instituto de Estudos Avançados do Departamento de Ciência e Tecnologia Aeroespacial) e AEB (Agência Espacial Brasileira), com recursos da Financiadora de Estudos e Projetos (FINEP). Com atividades que se concentram como Design digital, desenvolvimento de software embarcado para ARM, implementação em FPGA, desenvolvimento de software embarcado, análise e procura de erros, setup de teste com Link Analyser SpaceWire/ SpaceWire- USB Brick /SpaceWire Conformance Tester, testes de conformidade, determinar o comportamento de circuitos em FPGA sob efeitos de SETs (Single Event Transient), Análise de Robustez a efeitos de radiação, Verificação Funcional, meios de testes e Pesquisa e Desenvolvimento em soluções de melhoria de software para Circuitos Integrados Tolerantes a radiação. Atua na implementação do protocolo SpaceWire no Sensor de estrelas para uso em balões estratosféricos e satélites do Instituto Nacional de Pesquisas Espaciais (INPE). E desenvolvimento do equipamento para análise do link SPACEWIRE. Os trabalhos em Sistemas de Informação atuam na Infraestrutura com o gerenciamento de Redes Linux e Windows. Atuação em Software com desenvolvimento de Software Comercial, páginas de WEB, Design Gráfico, e na atuação de Gerenciamento de Banco de Dados (ORACLE e MySQL). Conhecimento em linguagem C, C++, Java, JavaScript, C#, ASP.NET, COBOL, PASCAL, DELPHI, Android, PHP, VB6, Python. Como Design Digital possui experiência em desenvolvimento de sistemas eletrônicos ASICs e SOCs, atuando na arquitetura de sistema, codificação em RTL, síntese lógica e prototipação em FPGA. Programações em HDL como VHDL, System Verilog e Verilog. Experiência em Xilinx, ALTERA e ferramentas de desenvolvimento FPGA. Bom conhecimento das ferramentas Cadence e fluxo digital de projetos de ASIC, FPGA. Tem experiência em LEC - Conformal RTL, HAL RTL Cheking, RC Compiler, Encounter Digital System e ETS - Encounter Timing System. Desenvolveu um microcontrolador de 16 bits com sistema de RF e Tag de identificação (MCRFID) no Centro de Treinamento (Programa CI-Brasil). Com microcontroladores na área de sistemas embarcados, desenvolvendo arquiteturas e softwares para MSP?s da Texas, PIC, ARM-M0, ARM-Cortex A9, Altera Cyclone 5, Atmel (AVR), Renesas (RL78). RTOS. Programação de Firmware em C. Desenvolvimento C para ambiente Linux. Conhecimentos em Protocolos de dados SPI, I2C, UART, SpaceWire. Protocolos TCP/IP (UDP, SNMP, FTP, SMTP, HTTP). Conhecimento com Servidores Linux. Conhecimento de IPC, Pthreads, sinais, mutex e semáforos e estrutura de dados, listas ligadas e arvore binária.Atuando com programação em C e Assembly para sistemas de Energia Elétrica, PLC (Power Line Communication), protocolos G3/PRIME, Cronômetros de Alta precisão e Energy Harvesting. Interpretação de diagramas esquemáticos de Hardware. (Fonte: Currículo Lattes)

Matéria(s) publicada(s) na Agência FAPESP sobre o(a) pesquisador(a)
Mais itensMenos itens
Matéria(s) publicada(s) em Outras Mídias ( ):
Mais itensMenos itens
VEICULO: TITULO (DATA)
VEICULO: TITULO (DATA)
Bolsas no país
BV em números * Dados atualizados em 09/08/2025
Colaboradores mais frequentes em auxílios e bolsas FAPESP
Palavras-chave utilizadas pelo pesquisador
Por favor, reporte erros na página utilizando este formulário.