Busca avançada
Ano de início
Entree

Efficient Handling of Large Heap Allocation in Persistent Hardware Transactional Memory Systems

Processo: 23/12624-0
Modalidade de apoio:Bolsas no Exterior - Estágio de Pesquisa - Mestrado
Data de Início da vigência: 08 de dezembro de 2023
Data de Término da vigência: 07 de junho de 2024
Área de conhecimento:Ciências Exatas e da Terra - Ciência da Computação - Sistemas de Computação
Pesquisador responsável:Alexandro José Baldassin
Beneficiário:André Libório de Barros Ferraz
Supervisor: Joao Pedro Faria Mendonca Barreto
Instituição Sede: Instituto de Geociências e Ciências Exatas (IGCE). Universidade Estadual Paulista (UNESP). Campus de Rio Claro. Rio Claro , SP, Brasil
Instituição Anfitriã: Universidade de Lisboa, Portugal  
Vinculado à bolsa:22/11704-8 - Gerenciamento Eficiente da Alocação de Heaps em Sistemas de Memória Transacional Persistente em Hardware, BP.MS
Assunto(s):Análise de desempenho   Memória transacional   Memória
Palavra(s)-Chave do Pesquisador:Análise de Desempenho | Memória persistente | Memória Transacional | Memória

Resumo

A memória persistente (PM) é uma tecnologia de memória endereçável por byte não volátil que apresenta bom desempenho e tempos de resposta rápidos, na mesma ordem de grandeza da DRAM. A sua persistência, no entanto, apresenta muitos desafios adicionais ao software, onde as transações têm sido utilizadas como um mecanismo essencial.Implementações atuais como SPHT (Scalable Persistent Hardware Transactions) fazem uso de DRAM como cache para PM com uma abordagem que melhora as transações gerais e a escalabilidade de recuperação quando comparada a tentativas anteriores, mas a maioria carece de suporte para casos em que PM tem capacidades maiores que a DRAM, o que visa a ser resolvido por este projeto.

Matéria(s) publicada(s) na Agência FAPESP sobre a bolsa:
Mais itensMenos itens
Matéria(s) publicada(s) em Outras Mídias ( ):
Mais itensMenos itens
VEICULO: TITULO (DATA)
VEICULO: TITULO (DATA)