Busca avançada
Ano de início
Entree

Uso de reconfiguração dinâmica em FPGAs para redefinir arquiteturas multicore em tempo de execução.

Processo: 23/15719-2
Modalidade de apoio:Bolsas no Brasil - Iniciação Científica
Data de Início da vigência: 01 de março de 2024
Data de Término da vigência: 28 de fevereiro de 2025
Área de conhecimento:Ciências Exatas e da Terra - Ciência da Computação
Pesquisador responsável:Vanderlei Bonato
Beneficiário:Téo Sobrino Alves
Instituição Sede: Instituto de Ciências Matemáticas e de Computação (ICMC). Universidade de São Paulo (USP). São Carlos , SP, Brasil
Assunto(s):Circuitos FPGA   Arquitetura e organização de computadores
Palavra(s)-Chave do Pesquisador:Fpga | Reconfiguração parcial em tempo de execução | Sistemas multicore | Arquitetura de computadores

Resumo

O uso de sistemas multicore é muito comum com as tendências de paralelismo emprocessamento de dados, tais sistemas possuem arquiteturas estáticas e homogêneas. Ouso de reconfiguração dinâmica de FPGAs (Field-Programmable Gate Array) em sistemasmulticore permite uma arquitetura dinâmica e heterogênea, favorecendo a flexibilidadee adaptatividade do sistema em tempo de execução. A aplicação da reconfiguraçãodinâmica é uma tarefa desafiadora, pois traz complexidades ao sistema e impõe limitações.O objetivo deste trabalho é investigar o uso da reconfiguração dinâmica em sistemasmulticore, visando obter melhorias de performance, mesmo com a complexidade adicional elimitações. Para isso, serão utilizadas técnicas para o desenvolvimento de um processadorreconfigurável à partir de um processador multicore convencional. Espera-se que sejapossível desenvolver um sistema adaptável em tempo de execução que consiga superar aperformance do processador tomado como base, mantendo uma a quantidade de recursoslógicos similar.

Matéria(s) publicada(s) na Agência FAPESP sobre a bolsa:
Mais itensMenos itens
Matéria(s) publicada(s) em Outras Mídias ( ):
Mais itensMenos itens
VEICULO: TITULO (DATA)
VEICULO: TITULO (DATA)