Busca avançada
Ano de início
Entree

Metodologias avançadas para o projeto de hardware com aplicações dedicadas

Processo: 96/07702-3
Modalidade de apoio:Bolsas no Exterior - Pesquisa
Data de Início da vigência: 12 de fevereiro de 1997
Data de Término da vigência: 11 de fevereiro de 1998
Área de conhecimento:Ciências Exatas e da Terra - Ciência da Computação - Sistemas de Computação
Pesquisador responsável:Jorge Luiz e Silva
Beneficiário:Jorge Luiz e Silva
Pesquisador Anfitrião: Donald L. Hung
Instituição Sede: Centro de Ciências Exatas e de Tecnologia (CCET). Universidade Federal de São Carlos (UFSCAR). São Carlos , SP, Brasil
Instituição Anfitriã: Washington State University (WSU), Estados Unidos  
Palavra(s)-Chave do Pesquisador:Computacao Reconfiguravel | Dispositivos Logicos Programav | Hardware Description Language

Resumo

Tradicionalmente, o projeto lógico digital tem sido Implementado com lógica TTL utilizando-se componentes discretos coro Integração de pequena escala. A montagem de protótipos tem sido feita pela conexão com fios dos elementos do sistema (wire-wrapping). Porém esta técnica impõe dificuldades na montagem, depuração e validação do funcionamento dos circuitos. Dispositivos lógicos programados - PLDs, tais como PLAs - Programmable Logic Arrav provaram ser uma significante melhoria sobre a tecnologia TTL. Para aumentar a flexibilidade das PLAs, uma solução encontrada pelos fabricantes de CIs foi à criação das FPGAs (Field Programmable Gate Array). O objetivo deste plano é dominar a tecnologia das FPGAs aplicadas a projetos de Hardware dedicado. (AU)

Matéria(s) publicada(s) na Agência FAPESP sobre a bolsa:
Mais itensMenos itens
Matéria(s) publicada(s) em Outras Mídias ( ):
Mais itensMenos itens
VEICULO: TITULO (DATA)
VEICULO: TITULO (DATA)