Busca avançada
Ano de início
Entree


Uma implementação em FPGA de um processador de vizinhança para aplicação em imagens digitais

Texto completo
Autor(es):
Alexandro Magno dos Santos Adário
Número total de Autores: 1
Tipo de documento: Dissertação de Mestrado
Imprenta: Campinas, SP.
Instituição: Universidade Estadual de Campinas (UNICAMP). Instituto de Computação
Data de defesa:
Membros da banca:
Mario Lúcio Cortês; Sergio Bampi; Paulo Lício de Geus
Orientador: Mario Lúcio Cortês
Resumo

Este trabalho propõe uma metodologia de projeto de circuitos digitais envolvendo o uso do modelamento comportamental e síntese de alto nível visando o mapeamento tecnológico em componentes reprogramáveis do tipo FPGA. Apresenta uma arquitetura de processador de vizinhança aplicada a imagens digitais e os resultados de sua simulação e da implementação utilizando a metodologia apresentada. Os objetivos principais do trabalho são a validação da metodologia, fazendo um estudo das limitações das ferramentas envolvidas no ciclo de projeto e o impacto na concepção e implementação dos modelos. Também são apresentadas novas contribuições ao modelo da arquitetura proposta. (AU)

Processo FAPESP: 95/09722-9 - Uma implementação em FPGA de um processador de vizinhança para aplicação em imagens digitais
Beneficiário:Alexandro Magno dos Santos Adario
Modalidade de apoio: Bolsas no Brasil - Mestrado