Busca avançada
Ano de início
Entree

Ronaldo Wilton da Silva

CV Lattes


Universidade de São Paulo (USP). Escola Politécnica (EP)  (Instituição Sede da última proposta de pesquisa)
País de origem: Brasil

Possui graduação em Engenharia Elétrica pela Universidade São Francisco (2008). Profissional com 10 anos de experiência em Projeto de Circuitos Integrados Analógicos e Digitais. Especialista em layout Full Custom, elaboração de células parametrizadas, layout de blocos digitais, construção e análise de roteamento de potência, floorplaning de topo de CI´s e de blocos complexos, construção de pad-rings e desenhos de encapsulamentos, roteamento manual e automático utilizando softwares dedicados, verificação de regras de layout (DRC, Antena e Stamp) e verificação entre layout versus esquemático (LVS), tape-out delivering, GDS e arquivos de documentação, extração de parasitas e criação de Back-annotation, inspeção de arquivos de máscaras, densidade dos layers de cada máscara, organização de tarefas de layout, estimativas de blocos de topo e sub-hierarquias, desenvolvimento de scripts para roteamento automático (IC Craftsman). Experiência em várias tecnologias de semicondutores, como Smartmos (tecnologia proprietária da Motorola), Smos5lp (0.8um), Smos5ap (0.8um), Smos7lv (0.4um), Smos8lv (0.28um), Smos8mv (0.28um), Smos10w, Cmos90 (90nm), X-Fab XC060 (0.60um) e XH035 (0.35um), IBM CMS9FLP (90nm). Total conhecimento na construção de dispositivos MOS e BiCMOS, nos efeitos e nas precauções devido a problemas durante o processo de fabricação. Experiência em resolução de problemas como Latchup, eletromigração, efeitos Si-back em arrays de resistores, casamentos de dispositivos, efeitos de borda, problemas mecânicos, má polarização de substrato, efeitos de ESD. Interação total com os designers e participação em projetos de vários tipos de circuitos (LDOs, Bandgaps, Osciladores, PID, Level-shifters, Bootstraps, Power-Fets, Imirrors, Amplificadores, Charge Pumps, Main-Logic, circuitos de Rampa, pad-ring entre outros). Edição de esquemáticos, criação de pequenos circuitos de controle com portas lógicas, ajuda em projetos de casamentos de dispositivos, par diferencial, isolação de componentes e circuitos, proteção com dummies, adição de componentes spare, polarização de dispositivos e verificação de possíveis curtos pelo substrato, vetorização e construção de arrays de dispositivos, roteamento de power nets. (Fonte: Currículo Lattes)

Matéria(s) publicada(s) na Agência FAPESP sobre o(a) pesquisador(a)
Mais itensMenos itens
Matéria(s) publicada(s) em Outras Mídias ( ):
Mais itensMenos itens
VEICULO: TITULO (DATA)
VEICULO: TITULO (DATA)
Bolsas no país
BV em números * Dados atualizados em 16/08/2025
Colaboradores mais frequentes em auxílios e bolsas FAPESP
Palavras-chave utilizadas pelo pesquisador
Por favor, reporte erros na página utilizando este formulário.