Busca avançada
Ano de início
Entree

Projeto do bloco de processamento digital para ASIC de aquisição de sinais para o Time Projection Chamber do experimento ALICE

Processo: 13/23101-7
Modalidade de apoio:Bolsas no Brasil - Programa Capacitação - Treinamento Técnico
Data de Início da vigência: 01 de dezembro de 2013
Data de Término da vigência: 31 de julho de 2014
Área de conhecimento:Engenharias - Engenharia Elétrica - Medidas Elétricas, Magnéticas e Eletrônicas, Instrumentação
Pesquisador responsável:Wilhelmus Adrianus Maria van Noije
Beneficiário:Heitor Guzzo Neves
Instituição Sede: Escola Politécnica (EP). Universidade de São Paulo (USP). São Paulo , SP, Brasil
Vinculado ao auxílio:13/06885-4 - Projeto de um ASIC de aquisição e processamento digital de sinais para o time projection chamber do experimento ALICE, AP.R
Assunto(s):Circuitos integrados   Câmara de projeção temporal   Processamento digital de sinais   CMOS   Experimento ALICE
Palavra(s)-Chave do Pesquisador:circuito integrado | código verilog | Processamento digital | Tecnologia CMOS | Time Projection Chamber | Projeto de Circuitos Integrados

Resumo

O projeto será desenvolvido no Laboratório de Sistemas integráveis da Escola Politécnica da Universidade de São Paulo. A proposta inclui o projeto, simulação, fabricação, teste experimental e validação do bloco de processamento digital de um ASIC protótipo de aquisição de sinais que possa ser usado na eletrônica de detecção dos sinais no cátodo do Time Projection Chamber do experimento ALICE. O protótipo do chip fabricado deve suportar leitura continua de dados, com 32 canais por chip, com menor consumo de potência comparado com a versão anterior do chip, e que possa operar em ambientes sometidos a radiação. (AU)

Matéria(s) publicada(s) na Agência FAPESP sobre a bolsa:
Mais itensMenos itens
Matéria(s) publicada(s) em Outras Mídias ( ):
Mais itensMenos itens
VEICULO: TITULO (DATA)
VEICULO: TITULO (DATA)