Busca avançada
Ano de início
Entree

RISC-V superescalar com despacho duplo para FPGAs.

Processo: 24/01738-8
Modalidade de apoio:Bolsas no Brasil - Iniciação Científica
Data de Início da vigência: 01 de junho de 2024
Data de Término da vigência: 31 de maio de 2026
Área de conhecimento:Ciências Exatas e da Terra - Ciência da Computação - Sistemas de Computação
Pesquisador responsável:Ricardo Menotti
Beneficiário:Lucas Arruk Mendes
Instituição Sede: Centro de Ciências Exatas e de Tecnologia (CCET). Universidade Federal de São Carlos (UFSCAR). São Carlos , SP, Brasil
Assunto(s):Circuitos FPGA   Arquitetura e organização de computadores
Palavra(s)-Chave do Pesquisador:Fpga | Pipeline | Risc-V | Rtos | Superescalar | Arquitetura de Computadores

Resumo

A nova de era de processadores tem como protagonista o RISC-V, uma arquitetura open standard, livre de royalties, que permite o desenvolvimento de implementações mais flexíveis e menos custosas. Este cenário suscita o presente projeto que tem como objetivo apresentar a proposta de um processador RISC-V superescalar com despacho duplo de escalonamento estático para execução em dispositivos FPGA, especificado em Verilog HDL. O ponto de partida dos trabalhos será a investigação detalhada de implementações consolidades de processadores RISC-V encontradas na literatura. Uma primeira versão do processador será gerada buscando compor ideias que agreguem as vantagens de cada proposta investigada e eliminem suas respectivas desvantagens. Tomando como base a primeira versão do processador, este será aperfeiçoado a partir de um procedimento iterativo consistindo de três etapas: i) verificação de integridade (revisão do correto funcionamento) e testes de desempenho usando benchmarks específicos, voltados a uma análise multi-objetivo; ii) produção de soluções para o incremento de desempenho geral e iii) implementação destas soluções. Finalmente, com a definição de um processador através dos conceitos estabelecidos, será feita a execução de um RTOS (Sistema Operacional em Tempo Real) para uma validação mais robusta.

Matéria(s) publicada(s) na Agência FAPESP sobre a bolsa:
Mais itensMenos itens
Matéria(s) publicada(s) em Outras Mídias ( ):
Mais itensMenos itens
VEICULO: TITULO (DATA)
VEICULO: TITULO (DATA)